ИМС FSK МОДЕМА


В настоящее время существует ряд специальных микросхем модемов: XR-2206/2211, АМ-7910/7911, ТСМ-3105... Их использование упрощает схему и существенно облегчает настройку. Но в любом случае знание функциональной схемы микросхемы будет полезным.

Ниже приводится описание микросхемы ТСМ-3105, используемой в Ваусоm FSK модеме для работы на VHF. В основу материала положено техническое описание фирмы-изготовителя.

fsk_mdm1.gif

Передающая часть (Рис.1) содержит в себе фазокогерен-тный PSK модулятор, это определяет высокое качество выходного сигнала. Модулятор — программируемый синтезатор частот. Коэффициент деления, определяющий выходные частоты, задается посредством деления тактовой частоты, задаваемой кварцем 4,4336 МГц. Возможно также использование внешнего генератора, подключенного к выводу OSC1. Коэффициент деления устанавливается подачей соответствующих сигналов на входы TRS (Transmit/Reseive Standart), TRX1 и TRX2 (Bit Rate Select) и TXD. Эти сигналы определяют скорость передачи и частоты модуляции (Рис.2 и Табл.1).

fsk_mdm2.gif

TXD — сигнал от компьютера (положительная логика). При подаче сигнала от RS-232 сигнал необходимо привести к CMOS уровню и проинвертиро-вать (T.K.RS-232 имеет отрицательную логику). ТХА — аналоговый передающий сигнал. Необходима развязка по постоянному току! (Рис. 1,3).

fsk_mdm3.gif

1аол. 1

Стандарт

TRS

TXR1

TXR2

Скор. TX

Скор- RX

TX Частота. Гц

RX Частота. Гц

CLK. кГц

L

L

1200

1200

лог1 -300

лог1-1300

лог0-1300

19.11

логО-2100

лог0 2100

CCIT

H

L

H

600

600

лог1 1300

лог 1-1300

9.56

лог0-1700

лог0-1700

V.23

CLK

L

L

1200

1200

лог1-1200

лог1-1200

19.11

лог0-2200

лог0-2200

BELL

CLK/8

L

H

1200

150

лог1-1200

лог1-ЗВ7

19.11

лог0-2200

лог0-487

202

CLK

H

L

150

1200

лог1-ЗВ7

лог1-1200

19.11

дог0-487

лог0-2200

CLK

H

H

150

150

лог1-387

лог1-387

2.39

дог0-487

лог0-487


В демодуляторе использован принцип преобразования частоты в напряжение. "Приемник" содержит компенсатор групповой задержки, который корректирует фазовые искажения (задержку сигнала), возникающие в высокоизбирательном приемном фильтре и в "среде передачи". Затем сигнал ограничивается и подается на FSK демодулятор. Со схемой демодулятора можно ознакомиться в (1 ]. На выходе демодулятора присутствуют импульсы двойной частоты входного ограниченного сигнала. Далее путем фильтрации выделяется постоянная составляющая, пропорциональная принимаемой частоте. Постоянная составляющая подается на компаратор, где сравнивается с напряжением на входе RXB. Это напряжение необходимо подбирать для разных скоростей обмена, минимизируя асимметричные искажения.

Детектор несущей сравнивает принимаемый (после фильтра) сигнал с уровнем на входе CDL. Высокий уровень на выходе CDT говорит о наличии несущей. Компаратор имеет гистерезис 2,5 дБ и обладает некоторой задержкой сигнала (Рис.4). Это обеспечивает надежное и достоверное срабатывание.

fsk_mdm4.gif fsk_mdm5.gif

Литература

1. Янсен И. Курс цифровой электроники, т.3. М." Мир, 1987 г.

B.BOPOHKOB (UV3DIN), 142292, Московская обл., г.Пущино, мрн АБ, 7 - 70.